(499) 995-00-52

market@elvees.com
124498, Москва, Зеленоград, проезд № 4922, дом 4, стр.2

Система на кристалле 1892ВМ14Я

Главная » Микросхемы » Процессоры "Мультикор" » 1892ВМ14Я (SoC)

  • Описание
  • Технические характеристики
  • Документация
  • Средства разработки

Многоядерный сигнальный микропроцессор 1892ВМ14Я Малопотребляющий многоядерный сигнальный микропроцессор 1892ВМ14Я для связных, навигационных, мультимедийных, встраиваемых, мобильных приложений, например: промышленных компьютеров, планшетов, тонких клиентов, средств защиты информации, IP-видеокамер, IP-телефонов.

Представляет собой высокопроизводительную микропроцессорную систему на кристалле, включающую два DSP ядра ELcore-30M, два CPU ARM Cortex-A9, кодек H.264, графический 3D акселератор Mali-300, навигационный коррелятор ГЛОНАСС/GPS/Beidou и встроенные порты ввода/вывода.

Микросхема изготовлена по технологии КМОП с минимальными топологическими размерами элементов 40 нм.

Структурная схема сигнального процессора 1892ВМ14Я

  • Технология изготовления — КМОП, 40LP процесс TSMC.

  • Архитектура: многоядерная гетерогенная «система-на-кристалле».

  • Максимальная рабочая частота:

    • 912 МГц CPU / 720 МГц DSP при нормальных условиях;

    • не менее 816 МГц CPU / 672 МГц DSP для наихудших условий;

    • 1104 МГц CPU / 912 МГц DSP при нормальных условиях и повышенном напряжении ядра (1,2В).

  • Общее потребление микропроцессора:

    • общее типовое — до 3 Вт (зависит от используемых ресурсов);

    • в режиме гибернации — до 130 мВт;

    • в режиме глубокого сна — 75 мкВт;

    • потребление DSP — 0,5 ÷ 0,8 мВт/МГц (в зависимости от задачи) на ядро;

    • потребление CPU — 0,3 ÷ 0,5 мВт/МГц (в зависимости от задачи) на ядро;

    • система управления энергопотреблением.

  • Напряжение электропитания:

    • напряжение питания ядра: 1,1–1,2 В;

    • настраиваемое напряжение питания периферии: 1,8/ 2,5/ 3,3 В.

  • Многоядерная гетерогенная MIMD-архитектура на базе стандартных процессорных и специализированных ядер:

    • стандартное управляющее процессорное сдвоенное ядро — Dual CORTEX-A9 (СPU 0-1) с FPU–акселератором и NEON SIMD-акселератором (ARM);

    • кластер на базе двух DSP-ядер с плавающей и фиксированной точкой ELсore-30M; полная программная совместимость с микросхемами 1892ВМ10Я, 1892ВМ15АФ;

    • графический 2D/3D акселератор (MALI-300, ARM); поддержка OpenVG 1.1, OpenGLES 2.0/1.1; поддержка разрешения до HD 1080р с 4x сглаживанием; встроенный 8 KB кэш второго уровня; 250 млн. пикселей/с;

    • ядро многоканального ГЛОНАСС/GPS/BeiDou-коррелятора;

    • видеокодек VELcore-01: обеспечение функций H.264 CBP Encode and Decode, Full HD (1920х1080) стерео поток c частотой следования не менее 30 кадров/с; память видеоданных VRAM объемом 1 Мбайт, доступная для CPU и DSP;

    • аппаратный ускоритель для сжатия изображений по стандарту JPEG.

  • Периферия:

    • контроллер Ethernet MAC 10/100/1000;

    • два порта LPDDR2/DDR3; максимальная скорость передачи данных 1008 МТ/c на частоте 504 МГц; разрядность — 16/32;

    • порт памяти NORMPORT для подключения памяти SRAM/PSRAM/ROM/NOR FLASH;

    • порт памяти NANDMPORT для подключения памяти NAND FLASH;

    • два SD/MMC порта с поддержкой SD3.0/MMC4.5;

    • два многофункциональных порта MFBSP (LPORT, SPI, I2S, GPIO) с DMA;

    • четыре универсальных асинхронных порта (UART) типа 16550А;

    • USB2.0 (HOST+DEVICE+PHY), 480 Мбит/c;

    • «интеллектуальный» многоканальный DMA контроллер SDMA;

    • DMA контроллер с возможностью прямой обработки запросов периферийных устройств PDMA;

    • 128 мультиплексированных GPIO вывода; возможность ввода 32 внешних прерываний;

    • три порта I2C интерфейса;

    • два выделенных порта интерфейса SPI;

    • выделенный порт интерфейса I2S;

    • 2 двухканальных контроллера ШИМ;

    • два порта SpaceWire для обеспечения сетевых возможностей микросхемы; соответствуют стандарту ECSS-E-50-12C; скорость приема и передачи данных — от 2 до 696 Мбит/с; дуплексный режим работы;

    • восемь универсальных 32-разрядных таймеров, интервальные/реального време-ни (IT/RTT);

    • 32-разрядный сторожевой таймер (WDT);

    • таймер реального времени (RTC); полная поддержка календаря: секунды, минуты, часы, дни, месяцы, годы; внешняя синхронизация — 32,768 кГц;

    • широкие возможности по отладке и трассированию программ: архитектура отладки и трассирования ARM CoreSight; отладка по стандарту IEEE1149.1(JTAG); порт отладки DAP c доступом к внутренней памяти микросхемы;

    • два порта ввода видеоданных:

      • порт MIPI CSI или параллельный порт;

      • встроенное DMA;

      • встроенный Image Preprocessor.

    • порт вывода видеоданных:

      • порт MIPI DSI или параллельный порт;

      • встроенное DMA.

    • контроллер управления электропитанием: управление включением и выключением электропитания; формирование и хранение реального времени.

  • Тип корпуса: 1296 HFCBGA, 19 мм x 19 мм, шаг по выводам 0,5 мм.

Название документа

Дата

Размер

Скачать

Микросхема интегральная 1892ВМ14Я. Краткая информация

27.11.2017

539 Кб

�������

Микросхема интегральная 1892ВМ14Я. Руководство пользователя

15.05.2020

28,2 Mб

�������

DSP-кластер DELcore-30M. Архитектура

01.06.2020

2,4 Mб

�������

DSP-кластер DELcore-30M. Архитектура. Приложение 1. Базовая система инструкций

03.06.2020

6,6 Mб

�������

DSP-кластер DELcore-30M. Архитектура. Приложение 2. Расширение системы инструкций

03.06.2020

4,5 Mб

�������

DSP-ядро ELcore-30M. Перечень выявленных ограничений

12.02.2018

605 Кб

�������

Микросхема интегральная 1892ВМ14Я. Библиотечный элемент Altium Designer

07.10.2015

488 Кб

�������

Микросхема интегральная 1892ВМ14Я. IBIS-модель

02.03.2018

20,3 Mб

�������

Микросхема интегральная 1892ВМ14Я. Рекомендации по трассировке DDR3

06.12.2017

339 Кб

�������

Микросхема интегральная 1892ВМ14Я. Рекомендации по проектированию аппаратуры

15.04.2020

1,4 Mб

�������

Микросхема интегральная 1892ВМ14Я. Перечень ограничений

06.04.2020

1 Mб

�������

Микросхема интегральная 1892ВМ14Я. Габаритный чертеж

30.05.2019

287 Кб

�������

Микросхема интегральная 1892ВМ14Я. Расположение выводов на корпусе

08.11.2019

75 Кб

�������

Запуск программы на микросхеме 1892ВМ14Я в режиме загрузки через UART

06.12.2019

1,4 Mб

�������

Вся документация